Chapter1 전자파 적합성(EMC)의 기초
1.1 기본 정의
1.2 설계 엔지니어의 EMC 문제
1.2.1 규제(Regulation)
1.2.2 무선주파수 장해(RFI)
1.2.3 정전기 방전(ESD)
1.2.4 전원 교란(Power Disturbance)
1.2.5 자체 적합성(Self-Compatibility)
1.3 전자파 환경
1.4 EMC의 필요성 (EMI의 간추린 역사)
1.5 제품의 EMI/RFI 방출 레벨
1.6 잡음결합(Noise Coupling) 방법
1.7 전자파장해의 본질
1.7.1 주파수와 시간 (푸리에 변환: 시간영역과 주파수영역 사이의 변환)
1.7.2 크기(진폭)
1.7.3 임피던스
1.7.4 크기(치수)
1.8 PCB와 안테나
1.9 시스템 수준에서의 EMI 원인
1.10 요약: 전자파 방사의 억제
Chapter2 PCB 내부에서의 EMC
2.1 EMC와 PCB
2.1.1 도선과 PCB 트레이스
2.1.2 저항(Resistor)
2.1.3 커패시터
2.1.4 인덕터
2.1.5 변압기(Transformer)
2.2 전자장 이론
2.3 전기장의 원천(Source)과 자기장의 원천 사이의 관계
2.4 맥스웰 방정식의 적용
2.5 자기장 상쇄(Cancellation)의 개념
2.6 표피효과(Skin Effect)와 리드인덕턴스(Lead Inductance)
2.7 공통모드(Common Mode)와 차동모드(Differential Mode) 전류
2.7.1 차동모드 전류
2.7.2 차동모드 방사
2.7.3 공통모드 전류
2.7.4 공통모드 방사
2.7.5 차동모드와 공통 모드사이의 변환
2.8 전파속도(Velocity of Propagation)
2.9 위험주파수(λ/20)
2.10 RF에너지 억제의 기본원리와 개념
2.10.1 기본 원리
2.10.2 기본 개념
2.11 요약
Chapter3 부품과 EMC
3.1 에지율(Edge Rate)
3.2 입력전력 소비
3.3 클록 스큐(Clock Skew)
3.3.1 듀티 사이클 스큐
3.3.2 출력-대-출력 스큐
3.3.3 부품-대-부품 스큐
3.4 부품 패키징(Packaging)
3.5 접지변동(Ground Bounce)
3.6 리드사이의 커패시턴스
3.7 열발산판(Heatsink) 접지
3.8 클록 신호원의 전원 필터링
3.9 집적회로의 방사 설계문제
3.10 요약: 부품의 방사성 방출
Chapter4 영상판(Image Plane)
4.1 개요
4.2 5/5 법칙
4.3 영상판의 작용
4.3.1 인덕턴스
4.3.2 부분 인덕턴스(Partial Inductance)
4.3.3 상호 부분 인덕턴스(Mutual Partial Inductance)
4.3.4 영상판의 적용과 개념
4.4 접지와 신호루프
4.4.1 루프면적 억제
4.5 접지 연결점 사이의 거리
4.6 영상판(Image Plane)
4.7 영상판 훼손
4.8 비어홀 사용층 사이의 이동
4.9 판의 분할
4.10 분할(Partitioning)
4.10.1 기능구역(하위 시스템)
4.10.2 안정 구역
4.11 절연(Isolation)과 분할
4.11.1 방법 1: 절연
4.11.2 방법 2: 다리 놓기(Bridging)
4.12 상호접속 도선과 RF 귀환전류
4.13 단면기판과 양면기판의 구성배치 문제
4.13.1 단면 PCB
4.13.2 양면 PCB
4.13.3 대칭으로 배치된 부품
4.13.4 비대칭으로 배치된 부품
4.14 격자접지 시스템(Gridded Ground System)
4.15 국부 접지판(Localized Ground Plane)
4.15.1 디지털과 아날로그 분할
4.16 요약
Chapter5 바이패스(Bypass)와 디커플링(Decoupling)
5.1 공진(Resonance)
5.1.1 직렬 공진
5.1.2 병렬 공진
5.1.3 병렬 C직렬 RL 공진 (반공진 회로: Antiresonant Circuit)
5.2 물리적 특성
5.2.1 임피던스
5.2.2 에너지 저장
5.2.3 공진
5.2.4 전원판과 접지판의 효과
5.3 커패시터 병렬연결
5.4 전원판과 접지판 커패시턴스
5.4.1 베리드 커패시턴스(Buried Capacitance)
5.4.2 전원판 접지판의 커패시턴스 계산
5.5 리드길이 인덕턴스
5.6 배치
5.6.1 전원판(Power Plane)
5.6.2 디커플링 커패시터
5.7 디커플링 커패시터의 선택
5.7.1 커패시터 값 계산
5.8 벌크 커패시터의 선택
5.9 부품 패키지 내부의 커패시터 설계
5.10 균일한 전원판 접지판 구조의 비어홀과 그 영향
Chapter6 전송선로(Transmission Lines)
6.1 전송선로 개요
6.2 전송선로 기초
6.3 전송선로효과
6.4 다층 PCB에서의 전송선로
6.5 상대 유전율(유전상수)
6.5.1 유전체의 손실
6.6 배선(Routing) 구조
6.6.1 마이크로스트립 구조
6.6.2 임베디드(Embedded) 마이크로스트립 구조
6.6.3 단일 스트립선로 구조
6.6.4 이중 스트립선로 구조
6.6.5 차동(Differential) 마이크로스트립과 스트립선로
6.7 배선관련 고려사항
6.8 용량성 부하(Capacitive Loading)
Chapter7 신호의 원형유지와 누화(Signal Integrity and Crosstalk)
7.1 신호의 원형유지 필요성
7.2 반사와 링잉
7.2.1 신호왜곡의 원인규명
7.2.2 링잉의 발생조건
7.3 트레이스 길이의 계산(전기적으로 긴 트레이스)
7.4 불연속에 의한 부하
7.5 RF 전류 분포
7.6 누화
7.6.1 누화의 측정단위
7.6.2 누화 방지 설계 기술
7.7 3-W 규칙
Chapter8 트레이스 종단
8.1 전송선로효과
8.2 종단 방법
8.2.1 신호원 종단
8.2.2 직렬종단
8.2.3 끝 종단
8.2.4 병렬 종단
8.2.5 테브낭 회로
8.2.6 RC 회로
8.2.7 다이오드 회로
8.3 종단 잡음과 누화
8.4 다중 종단의 영향
8.5 트레이스 배선
8.6 분기선로
8.7 요약: 종단방법
Chapter9 접지방식(Grounding)
9.1 접지의 필요성 개요
9.2 용어정의
9.3 접지방식의 기본 개념
9.4 안전 접지
9.5 신호전압 기준접지
9.6 접지 방법
9.6.1 단일점 접지방식
9.6.2 다중점 접지방식
9.6.3 하이브리드 접지방식
9.6.4 아날로그 회로의 접지방식
9.6.5 디지털 회로의 접지방식
9.7 트레이스간의 공통 임피던스 결합의 억제
9.7.1 공통 임피던스 줄이기
9.7.2 공통 임피던스 경로 피하기
9.8 전원과 접지의 공통임피던스 결합 억제
9.9 접지 루프
9.10 다중점 접지방식에서의 공진
9.11 부속카드에서 카드케이지로의 필드 결합
9.12 접지방식(I/O 커넥터)
용어 해설
참고 문헌
부록
부록 A 데시벨(The Decibel)
부록 B 푸리에 해석(Fourier Analysis)
부록 C 변환표(Conversion Tables)
부록 D 국제 EMC 규정
Index